2. Rangkaian Simulasi [Kembali]
Rangkaian diatas merupakan rangkaian asynchronous binary
counter menggunakan IC 74LS112 8 bh sebagai JK flip flop, 2 switch, 1 sinyal
clock dan vcc serta ground dan juga logicprobe. Rangkaian yang dibuat adalah 8
binary counter dengan 8 flip flop JK. 8 bh JK flip flop artinya setiap flip
flop mengeluarkan nilai 1bit, counter ini dapat menghitung dari 0 sampai 2^n –
1, yaitu 0 – 255.
Switch diset dalam keadaan ON (logika 1) agar
rangkaian bisa berjalan. Sehingga arus menuju input J, K, R, S tiap-tiap flip
flop. Dan juga sinyal dclock untuk sebagai input CLK untuk flip flop pertama. Kemudian
sebagai penentu masukan terdapat pada pin inputan CLK yang terhubung ke
"clock". Clock akan merubah signal inputan setiap waktu pada JK flip flop,
sehingga dapat dilihat perubahan logic probe pada setiap output akan terus bergulir.
Untuk output Q jk flip-flop yang pertama di hubungkan
ke pin input CLK pada jk flip-flop yang kedua, sehingga untuk output pada jk
flip-flop yang kedua mengalami dellay karena mengunggu perubahan signal pada
outputnya lebih lama jika dibandingkan dengan JK flip flop yang pertama. Hal
ini juga terjadi pada JK flip flop ketiga, keempat, dsn seterusnya.
Pada counter akan terjadi dua kondisi yaitu:
1. Ketika
input CLK flip flop dihubungkan ke Q flip flop sebelumnya maka akan terangkai
counter up, dimana logicprobe akan berubah dari urutan bilangan biner dari
bawah sampai ke atas.
2. Ketika
CLK flip flop dihubungkan ke Q' flip flop sebelumnya maka akan terangkai
counter down, dimana logicprobe akan berubah dari urutan bilangan biner atas sampai
ke bawah.
Tidak ada komentar:
Posting Komentar