2. Alat dan Bahan [Kembali]
Pada percobaan 1 ini
dirangkai sebuah rangkaian Shift dengan dengan kapasitas 4 bit. Pada rangkaian
shift register ini digunakan 4 buah IC J-K flip flop sebagai perwakilan 1 bit masukan
dan keluaran untuk 1 buah J-K flipflop.
Pada rangkaian ini
memiiki 4 input masukan dari J-K flip flop dan 4 input keluaran dari J-K flip
flop dimana akan terjadi proses operasi SISO, SIPO, PISO, dan PIPO pada
rangkaian sesuai pengaturan switch dan kondisi. Maka pada prosesnya secara umum
akan terjadi sistem kerja serial dan paralel yang dimana pada rangkaian akan
terjadi perwakilan dari penggeseran pada sistem serial yang bergantian maupun
serempak pada sistem paralel baik itu masukan maupun keluaran suatu biner yang
dimana pergeseran bergiliran maupun serempak pada sistem serial dan paralel ini
akan mewakili MSB dan LSB dari 4 bit biner masukan dan keluaran. Terjadinya
proses input dan output logika pada rangkaian ini juga berarti bahwa proses
terjadinya register geser ini dapat menyimpan memori sementara pada masukan
menuju keluaran bit ke-4 dari dearah lingkup keluaran 4 bit.
1. Analisa Output yang dihasilkan tiap tiap kondisi
Jawab:
Pada percobaan ini terdapat 4 kondisi
-Kondisi 1
B3-B6 = 0 B0, B2 = 1 B1 = X
Rangkaian Ini Membutuhkan 8 clock, di
mana 4 clock untuk input dan 4 clock untuk output jadi kondisi ini adalah
SISO.
-Kondisi 2
B3-B6 = 0 B1 = X B0 = 1 B2 = ↓
Rangkaian ini memerlukan 4 kali clock
sebagai input dan 1 kali clock untuk output. Dengan begitu kondisi ini adalah
SIP.
- Kondisi 3
B3-B6 = X B1 = 0 B0, B2 = 1
Rangkaian Ini membutuhkan 1 kali
clock untuk input secara serempak dan 4 kali clock untuk mengeluarkan output
data. Jadi rangkaian atau kondisi ini adalah PISO.
- Kondisi 4
B3-B6 = X B0 = 1 B1, B2 = 0
Rangkaian Ini membutuhkan 1 kali
clock untuk menginput data secara serempak dan 1 kali clock untuk mengeluarkan
data secara serempak. Jadi kondisi ini adalah PIPO.
2. Jika gerbang And pada rangkaian di hapus, sumber
clock dihubungkan langsung ke Flip flop, bandingkan output yang didapatkan
Jawab:
Gerbang AND memiliki dua input yaitu yaitu sinyal clock dan salah satunya dihubungkan ke switch. Jika switch diset logika 1 maka output AND berlogika clock. Namun, saat switch berlogika 0 maka output AND berlogika 0. Ketika dihapus maka pada pin CL akan clock yang mengakibatkan kondisi SISO PISO, disebabkan karena AND pada rangkaian berfungsi untuk mematikan sinyal clock.
Tidak ada komentar:
Posting Komentar