Laporan Akhir 1 Modul 4







1. Jurnal [Kembali]

Percobaan 1



2. Alat dan Bahan [Kembali]

1. Panel DL 2203C. 
2. Panel DL 2203D.    
3. Panel DL 2203S. 

Gambar 1 Module D’Lorenzo


    4. Jumper
Gambar 2 Jumper


5. Switch

Gambar 3 Switch


6. Power supply

Gambar 4 Power Supply


7. IC 74111

Gambar 5 IC 74111


8. Gerbang AND

Gambar 6 Gerbang AND


9. Gerbang Inverter


Gambar 7 Gerbang inverter



10. LED


Gambar 8 LED
11. Seven Segment


Gambar 9 Clock


3. Rangkaian Simulasi [Kembali]


Gambar 3.1 Rangkain Simulasi Proteus




Gambar 3.2 Rangkain pada Modul D'lorenzo


4. Prinsip Kerja Rangkaian [Kembali]

Pada percobaan 1 ini dirangkai sebuah rangkaian Shift dengan dengan kapasitas 4 bit. Pada rangkaian shift register ini digunakan 4 buah IC J-K flip flop sebagai perwakilan 1 bit masukan dan keluaran untuk 1 buah J-K flipflop.

Pada rangkaian ini memiiki 4 input masukan dari J-K flip flop dan 4 input keluaran dari J-K flip flop dimana akan terjadi proses operasi SISO, SIPO, PISO, dan PIPO pada rangkaian sesuai pengaturan switch dan kondisi. Maka pada prosesnya secara umum akan terjadi sistem kerja serial dan paralel yang dimana pada rangkaian akan terjadi perwakilan dari penggeseran pada sistem serial yang bergantian maupun serempak pada sistem paralel baik itu masukan maupun keluaran suatu biner yang dimana pergeseran bergiliran maupun serempak pada sistem serial dan paralel ini akan mewakili MSB dan LSB dari 4 bit biner masukan dan keluaran. Terjadinya proses input dan output logika pada rangkaian ini juga berarti bahwa proses terjadinya register geser ini dapat menyimpan memori sementara pada masukan menuju keluaran bit ke-4 dari dearah lingkup keluaran 4 bit.


5. Video Rangkaian [Kembali]




6. Analisa [Kembali]

1. Analisa Output yang dihasilkan tiap tiap kondisi

Jawab:

Pada percobaan ini terdapat 4 kondisi

-Kondisi 1

B3-B6 = 0 B0, B2 = 1 B1 = X

Rangkaian Ini Membutuhkan 8 clock, di mana 4 clock untuk input dan 4 clock untuk output jadi kondisi ini adalah SISO. 

-Kondisi 2

B3-B6 = 0 B1 = X B0 = 1 B2 = ↓ 

Rangkaian ini memerlukan 4 kali clock sebagai input dan 1 kali clock untuk output. Dengan begitu kondisi ini adalah SIP. 

- Kondisi 3

B3-B6 = X B1 = 0 B0, B2 = 1  

Rangkaian Ini membutuhkan 1 kali clock untuk input secara serempak dan 4 kali clock untuk mengeluarkan output data. Jadi rangkaian atau kondisi ini adalah PISO. 

- Kondisi 4

B3-B6 = X B0 = 1 B1, B2 = 0

Rangkaian Ini membutuhkan 1 kali clock untuk menginput data secara serempak dan 1 kali clock untuk mengeluarkan data secara serempak. Jadi kondisi ini adalah PIPO. 

2. Jika gerbang And pada rangkaian di hapus, sumber clock dihubungkan langsung ke Flip flop, bandingkan output yang didapatkan

Jawab:

Gerbang AND memiliki dua input yaitu yaitu sinyal clock dan salah satunya dihubungkan ke switch. Jika switch diset logika 1 maka output AND berlogika clock. Namun,  saat switch berlogika 0 maka output AND berlogika 0. Ketika dihapus maka pada pin CL akan clock yang mengakibatkan kondisi SISO PISO, disebabkan karena AND pada rangkaian berfungsi untuk mematikan sinyal clock.


7. Link Download [Kembali]
  • Download rangkaian Klik
  • Download video  Klik
  • Download HTML Klik
  • Download datasheet logicprobe Klik
  • Download datasheet switch  Klik
  • Download datasheet gerbang AND  Klik
  • Download datasheet gerbang inverter  Klik
  • Download datasheet IC 74111 Klik





Tidak ada komentar:

Posting Komentar

BAHAN PRESENTASI UNTUK MATAKULIAH ELEKTRONIKA Oleh Annisa Az-Zahra 2010952058 Dosen Pengampu: Darwison, M.T. JURUSAN TEKNIK ELEKTRO FAKULTAS...